與內核無關的新型Layerscape架構專為充分利用軟件而創建;基于該架構的首款處理器重新定義了嵌入式處理的集成和能效標準
2012年6月19日, 圣安東尼奧(飛思卡爾技術論壇)訊-繼前兩代QorIQ嵌入式多核處理器大獲成功和市場認可后,飛思卡爾半導體公司日前發布了第三代QorIQ產品組合的中心件 -- 新系統架構Layerscape。這個與內核無關的、軟件感知的架構可滿足網絡基礎設施OEM廠商所需的靈活性和可擴展性,幫助他們應對大量互連的設備、海量的數據集、更嚴格的安全要求、實時的服務供應和日益變幻莫測的網絡通信模式。
Layerscape架構是一個全新的網絡系統架構方法 --- 一個以軟件和編程能力為主的方法。它將高層路由決策中的數據包加速和轉發操作模塊化;簡化了層與層之間的交互作用;采用同步的運行至完成(run-to-completion)模式;并使用標準的C/C++語言在整個架構內支持統一的編程框架。極大的編程靈活性和架構可擴展性可在網絡上進行實時''''軟''''控制、保護軟件投資,并有助于確保不斷演進。
飛思卡爾高級副總裁兼網絡與多媒體解決方案事業部總經理Tom Deitrich表示:“為了滿足更智能、更動態的網絡需求,飛思卡爾采用了軟件感知的新Layerscape架構,使我們的QorIQ平臺又邁出了重要一步。與競爭對手不同,我們已經使軟件感知成為我們新架構不可或缺的部分,而不是之后添加上去的。憑借與內核無關的兼容性、獨立性、高效的數據包處理和實時的可視化功能等創新技術,我們正在加快網絡的智能化。”
Layerscape架構基于飛思卡爾可擴展的網絡IP產品組合,并充分發揮該產品組合的優勢,演進、擴展了QorIQ Data Path Acceleration Architecture(數據路徑加速架構,DPAA)。它從整體的視角來設計完整的系統架構,旨在保證最佳的編程能力,實現突破性的數據包處理效率和相關的性能提升。飛思卡爾將以 Layerscape架構為基礎,推出一系列廣泛的QorIQ多核處理器--從性能高達100 Gbps的多核數據路徑器件到高度集成、高成本效益、高效節能的產品。后一類三高產品將以低于3W的功率運行,并適當采用Power Architecture®和ARM®技術。
模塊化的Layerscape架構包含三個獨立且靈活的層,使飛思卡爾在設計QorIQ器件時可根據需要增加、減少或取消層,為給定應用提供最佳解決方案。這三個層分別是:
• 通用處理層(General-Purpose Processing Layer,GPPL) - 提供通用的計算性能。此層專用于虛擬化的云服務和控制平面應用。
• 加速包處理層(Accelerated Packet Processing Layer ,APPL) - 執行自動的數據包處理,使客戶能在一個連續、同步的運行至完成模式中編寫增值功能程序。運行至完成模式簡化了硬件微架構,為客戶提供了一個基于C語言的嵌入式編程模型。
• 高速分組I/O層(Express Packet I/O Layer ,EPIL) – 有利于網絡接口之間達到確定的真正線速性能(高達100G),支持L2及以上層的交換能力。